order_bg

פּראָדוקטן

נייַ און אָריגינעל LCMXO2-2000HC-4TG144C ינטעגראַטעד קרייַז

קורץ באַשרייַבונג:

די MachXO2 משפּחה פון הינטער נידעריק מאַכט, רעגע, ניט-וואַלאַטאַל פּלדס האט זעקס דעוויסעס מיט דענסאַטיז ריינדזשינג פון 256 צו 6864 קוקן-אַרויף טאַבלעס (LUTS).אין אַדישאַן צו LUT-באזירט, נידעריק-פּרייַז פּראָוגראַמאַבאַל לאָגיק, די דעוויסעס האָבן עמבעדיד בלאַק באַראַן (EBR), דיסטריביוטיד באַראַן, באַניצער פלאַש זכּרון (UFM), פאַסע לאַקט לופּס (פּללס), פאַר-ענדזשאַנירד מקור סינטשראָנאָוס I/O שטיצן, אַוואַנסירטע קאַנפיגיעריישאַן. שטיצן אַרייַנגערעכנט צווייענדיק שטיוול פיייקייט און פאַרגליווערט ווערסיעס פון קאַמאַנלי געוויינט פאַנגקשאַנז אַזאַ ווי SPI קאָנטראָללער, I2C קאָנטראָללער און טייַמער / טאָמבאַנק.די פאַנגקשאַנז לאָזן די דעוויסעס צו זיין געוויינט אין נידעריק-קאָסטן, הויך באַנד קאַנסומער און סיסטעם אַפּלאַקיישאַנז.


פּראָדוקט דעטאַל

פּראָדוקט טאַגס

פּראָדוקט אַטריביוץ

טיפּ באַשרייַבונג
קאַטעגאָריע ינטעגראַטעד סערקאַץ (ICs)עמבעדיד - FPGAs (פעלד פּראָגראַממאַבלע גייט מענגע)
מפר Lattice Semiconductor Corporation
סעריע MachXO2
פּעקל טאַץ
פּראָדוקט סטאַטוס אַקטיוו
נומער פון לאַבס / קלבס 264
נומער פון לאָגיק עלעמענטן / סעלז 2112
גאַנץ באַראַן ביטן 75776
נומער פון איך / אָ 111
וואָולטידזש - צושטעלן 2.375 וו ~ 3.465 וו
מאַונטינג טיפּ ייבערפלאַך בארג
אַפּערייטינג טעמפּעראַטור 0°C ~ 85°C (TJ)
פּעקל / קאַסטן 144-LQFP
סאַפּלייער מיטל פּאַקקאַגע 144-TQFP (20x20)
באַזע פּראָדוקט נומער LCMXO2-2000
SPQ 60/פּקס

הקדמה

פעלד פּראָוגראַמאַבאַל טויער מענגע, וואָס איז דער פּראָדוקט פון ווייַטער אַנטוויקלונג אויף דער באזע פון ​​פּראָוגראַמאַבאַל דעוויסעס אַזאַ ווי PAL, GAL, CPLD און אַזוי אויף.עס אויס ווי אַ האַלב-קאַסטאַמייזד קרייַז אין די פעלד פון אַפּלאַקיישאַן-ספּעציפיש ינאַגרייטיד סערקאַץ (אַסיקס), וואָס ניט בלויז סאַלווז די שאָרטקאָמינגס פון מנהג סערקאַץ, אָבער אויך מנצח די כיסאָרן פון די לימיטעד נומער פון אָריגינעל פּראָוגראַמאַבאַל מיטל טויער סערקאַץ.

אַרבעט פּרינציפּ

די FPGA אַדאַפּץ אַ נייַע באַגריף פון לאָגיק צעל מענגע LCA (Logic Cell Array), וואָס כולל דריי פּאַרץ: קאָנפיגוראַבלע לאָגיק מאָדולע קלב, רעזולטאַט אַרייַנשרייַב מאָדולע IOB (Input Output Block) און ינערלעך פֿאַרבינדונג (ינטערקאָננעקט).די יקערדיק פֿעיִקייטן פון FPGAs זענען:
1) ניצן FPGA צו פּלאַן אַסיק סערקאַץ, יוזערז טאָן ניט דאַרפֿן צו פּראָדוצירן טשיפּס צו באַקומען אַ פּאַסיק שפּאָן.
2) די FPGA קענען זיין געוויינט ווי אַ פּילאָט ספּעסאַמאַן פון אנדערע גאָר קאַסטאַמייזד אָדער האַלב-קאַסטאַמייזד אַסיק סערקאַץ.
3) די FPGA האט אַ עשירות פון פליפּ-פלאַפּס און י / אָ פּינס ין.
4) די FPGA איז איינער פון די דעוויסעס מיט די שאָרטיסט פּלאַן ציקל, די לאָואַסט אַנטוויקלונג קאָס און די לאָואַסט ריזיקירן אין די ASIC קרייַז.
5) די FPGA אַדאַפּץ הויך-גיכקייַט CHMOS פּראָצעס, נידעריק מאַכט קאַנסאַמשאַן און קענען זיין קאַמפּאַטאַבאַל מיט קמאָס און טטל לעוועלס.
עס קענען זיין געזאָגט אַז FPGA טשיפּס זענען איינער פון די בעסטער ברירות פֿאַר קליין פּעקל סיסטעמען צו פֿאַרבעסערן סיסטעם ינאַגריישאַן און רילייאַבילאַטי.

די FPGA איז פּראָוגראַמד דורך אַ פּראָגראַם סטאָרד אין די אויף-שפּאָן באַראַן צו שטעלן זיין אַפּערייטינג שטאַט, אַזוי די אויף-שפּאָן באַראַן דאַרף זיין פּראָוגראַמד ווען איר אַרבעט.יוזערז קענען נוצן פאַרשידענע פּראָגראַממינג מעטהאָדס לויט צו פאַרשידענע קאַנפיגיעריישאַן מאָדעס.

ווען מאַכט-אויף, די FPGA שפּאָן לייענט די דאַטן פון די EPROM אין די אויף-שפּאָן פּראָגראַממינג באַראַן, און נאָך די קאַנפיגיעריישאַן איז געענדיקט, די FPGA גייט אריין די אַרבעט שטאַט.נאָך די מאַכט איז פאַרפאַלן, די FPGA קערט צו ווייַס שיץ, און די ינערלעך לאַדזשיקאַל שייכות פארשווינדט, אַזוי די FPGA קענען זיין ריפּיטידלי געוויינט.FPGA פּראָגראַממינג טוט נישט דאַרפן אַ דעדאַקייטאַד FPGA פּראָגראַמיסט, נאָר אַ גענעראַל-ציל EPROM און PROM פּראָגראַמיסט.ווען איר דאַרפֿן צו מאָדיפיצירן די FPGA פונקציע, נאָר טוישן די EPROM.אין דעם וועג, דער זעלביקער FPGA, פאַרשידענע פּראָגראַממינג דאַטן, קענען פּראָדוצירן פאַרשידענע קרייַז פאַנגקשאַנז.דעריבער, די נוצן פון FPGAs איז זייער פלעקסאַבאַל.

קאָנפיגוראַטיאָן מאָדעס

די פפּגאַ האט אַ פאַרשיידנקייַט פון קאַנפיגיעריישאַן מאָדעס: די פּאַראַלעל הויפּט מאָדע איז אַ פפּגאַ פּלוס אַן עפּראָם;בעל-שקלאַף מאָדע קענען שטיצן איין PIECE PROM פּראָגראַממינג קייפל פפּגאַ;סיריאַל מאָדע קענען זיין פּראָוגראַמד מיט סיריאַל PROM FPGA;פּעריפעראַל מאָדע אַלאַוז די FPGA צו זיין געוויינט ווי אַ פּעריפעראַל פון אַ מייקראָופּראַסעסער, פּראָוגראַמד דורך די מייקראָופּראַסעסער.

ישוז אַזאַ ווי דערגרייכן גיך טיימינג קלאָוזשער, רידוסינג מאַכט קאַנסאַמשאַן און קאָס, אָפּטימיזינג זייגער פאַרוואַלטונג און רידוסינג די קאַמפּלעקסיטי פון FPGA און פּקב דיזיינז האָבן שטענדיק געווען שליסל ישוז פֿאַר סיסטעם פּלאַן ענדזשאַנירז ניצן FPGAs.הייַנט, ווי FPGA ס מאַך צו העכער געדיכטקייַט, גרעסערע קאַפּאַציטעט, נידעריקער מאַכט קאַנסאַמשאַן און מער IP ינאַגריישאַן, סיסטעם פּלאַן ענדזשאַנירז נוץ פון די העכער פּערפאָרמאַנסיז בשעת זיי פייסינג נייַע פּלאַן טשאַלאַנדזשיז רעכט צו דער אַנפּרעסידענטיד לעוועלס פון פאָרשטעלונג און פיייקייט פון FPGAs.


  • פֿריִער:
  • ווייַטער:

  • שרייב דיין אָנזאָג דאָ און שיקן עס צו אונדז