5M160ZE64C5N ינטעגראַטעד קרייַז בעסטער PIC18F67K40-I/PT הויך פּרעסיסיאָן XC6SLX45-2CSG484I מיקראָקאָנטראָל גרייט לאַגער עלעקטראָניק
פּראָדוקט אַטריביוץ
טיפּ | באַשרייַבונג |
קאַטעגאָריע | ינטעגראַטעד סערקאַץ (ICs)עמבעדיד |
מפר | ינטעל |
סעריע | MAX® V |
פּעקל | טאַץ |
פּראָדוקט סטאַטוס | אַקטיוו |
פּראָגראַממאַבלע טיפּ | אין סיסטעם פּראָגראַממאַבלע |
פאַרהאַלטן צייט טפּד(1) מאַקס | 7.5 ns |
וואָולטידזש צושטעלן - אינערלעכער | 1.71 וו ~ 1.89 וו |
נומער פון לאָגיק עלעמענץ / בלאַקס | 160 |
נומער פון מאַקראָסעללס | 128 |
נומער פון איך / אָ | 54 |
אַפּערייטינג טעמפּעראַטור | 0°C ~ 85°C (TJ) |
מאַונטינג טיפּ | ייבערפלאַך בארג |
פּעקל / קאַסטן | 64-TQFP יקספּאָוזד פּאַד |
סאַפּלייער מיטל פּאַקקאַגע | 64-EQFP (7×7) |
באַזע פּראָדוקט נומער | 5M160Z |
דאקומענטן & מעדיע
מיטל טיפּ | לינק |
פּראָדוקט טראַינינג מאָדולעס | מאַקס V איבערבליק |
די הויפּט פּראָדוקט | MAX® V CPLDs |
PCN פּלאַן / ספּעסיפיקאַטיאָן | קוואַרטוס סוו/וועב טשאַגס 23/09/2021Multi Dev Software Chgs 3/Jun/2021 |
PCN פּאַקקאַגינג | Multi Dev Label Chgs 24/Feb/2020Multi Dev Label CHG 24/Jan/2020 |
HTML דאַטאַשעעט | מאַקס V האַנדבאָאָקמאַקס V דאַטאַשעעט |
ענוויראָנמענטאַל & עקספּאָרט קלאַססיפיקאַטיאָנס
ATRIBUTE | באַשרייַבונג |
RoHS סטאַטוס | RoHS קאָמפּליאַנט |
מויסטשער סענסיטיוויטי מדרגה (MSL) | 3 (168 שעה) |
REACH סטאַטוס | REACH אַנאַפעקטיד |
ECCN | 3A991D |
HTSUS | 8542.39.0001 |
מאַקס ™ CPLD סעריע
Altera MAX ™ קאָמפּלעקס פּראָוגראַמאַבאַל לאָגיק מיטל (CPLD) סעריע גיט די לאָואַסט מאַכט, לאָואַסט פּרייַז CPLDs.MAX V CPLD משפּחה, די נואַסט משפּחה אין די CPLD סעריע, דיליווערז די בעסטער ווערט פון די מאַרק.מיט אַ יינציק, ניט-וואַלאַטאַל אַרקאַטעקטשער און איינער פון די ינדאַסטרי ס גרעסטער געדיכטקייַט CPLDs, MAX V דעוויסעס צושטעלן געזונט נייַ פֿעיִקייטן מיט אַ נידעריקער גאַנץ מאַכט קאַמפּערד מיט קאַמפּעטיטיוו CPLDs.MAX II CPLD משפּחה, באזירט אויף דער זעלביקער גראַונדברייקינג אַרקאַטעקטשער, דיליווערז נידעריק מאַכט און נידעריק פּרייַז פּער I/O שטיפט.MAX II CPLDs זענען ינסטאַנט-אויף, ניט-וואַלאַטאַל דעוויסעס וואָס ציל גענעראַל-ציל, נידעריק-געדיכטקייַט לאָגיק און פּאָרטאַטיוו אַפּלאַקיישאַנז, אַזאַ ווי סעליאַלער כאַנדסעט פּלאַן.נול מאַכט MAX IIZ CPLDs פאָרשלאָגן די זעלבע ניט-וואַלאַטאַל, רעגע אַדוואַנטידזשיז געפֿונען אין די MAX II CPLD משפּחה און זענען אָנווענדלעך צו אַ ברייט קייט פון פאַנגקשאַנז.מאַניאַפאַקטשערד אויף אַ אַוואַנסירטע 0.30-µm CMOS פּראָצעס, די EEPROM-באזירט MAX 3000A CPLD משפּחה גיט רעגע פיייקייט און אָפפערס געדיכטקייַט פון 32 צו 512 מאַקראָסעלס.
MAX® V CPLDs
Altera MAX® V CPLDs צושטעלן די בעסטער ווערט פון די ינדאַסטרי אין נידעריק-קאָסטן, נידעריק מאַכט CPLDs, און פאָרשלאָגן געזונט נייַ פֿעיִקייטן מיט אַרויף צו 50% נידעריקער גאַנץ מאַכט ווען קאַמפּערד מיט קאַמפּעטיטיוו CPLDs.Altera MAX V אויך פֿעיִקייטן אַ יינציק, ניט-וואַלאַטאַל אַרקאַטעקטשער און איינער פון די ינדאַסטרי ס גרעסטער געדיכטקייַט CPLDs.אין אַדישאַן, די MAX V ינטאַגרייץ פילע פאַנגקשאַנז וואָס זענען געווען פריער פונדרויסנדיק, אַזאַ ווי בליץ, באַראַן, אַסאַלייטערז און פאַסע-פארשפארט לופּס, און אין פילע קאַסעס, עס דיליווערז מער I / Os און לאָגיק פּער שפּור אין דער זעלביקער פּרייַז ווי קאַמפּעטיטיוו CPLDs .די מאַקס V ניצט גרין פּאַקקאַגינג טעכנאָלאָגיע, מיט פּאַקידזשיז ווי קליין ווי 20 מם 2.MAX V CPLDs זענען געשטיצט דורך Quartus II® ווייכווארג וו.10.1, וואָס אַלאַוז פּראָודאַקטיוויטי ימפּרווומאַנץ ריזאַלטינג אין פאַסטער סימיאַליישאַן, פאַסטער ברעט-אַרויף און פאַסטער טיימינג קלאָוזשער.
וואָס איז אַ CPLD (קאָמפּלעקס פּראָגראַממאַבלע לאָגיק מיטל)?
אינפֿאָרמאַציע טעכנאָלאָגיע, אינטערנעט און עלעקטראָניש טשיפּס דינען ווי דער יסוד פון די מאָדערן דיגיטאַל עלטער.כּמעט אַלע מאָדערן טעקנאַלאַדזשיז שולדיק זייַן זייער עקזיסטענץ צו עלעקטראָניק, פון די אינטערנעט און סעליאַלער קאָמוניקאַציע צו קאָמפּיוטערס און סערווערס.עלעקטראָניק איז אַ גרויס פעלד מיטפילע סאַב-צווייגן.דער אַרטיקל וועט לערנען איר וועגן אַ יקערדיק דיגיטאַל עלעקטראָניש מיטל באקאנט ווי CPLD (קאָמפּלעקס פּראָגראַממאַבלע לאָגיק מיטל).
עוואָלוציע פון דיגיטאַל עלעקטראָניק
עלעקטראָניקסאיז אַ קאָמפּלעקס פעלד מיט טויזנטער פון עלעקטראָניש דעוויסעס און קאַמפּאָונאַנץ אין עקזיסטענץ.אָבער, בראָדלי גערעדט, עלעקטראָניש דעוויסעס זענען אין צוויי הויפּט קאַטעגאָריעס:אַנאַלאָג און דיגיטאַל.
אין די פרי טעג פון עלעקטראָניק טעכנאָלאָגיע, סערקאַץ זענען אַנאַלאָג, אַזאַ ווי געזונט, ליכט, וואָולטידזש און קראַנט.אָבער, עלעקטראָניק ענדזשאַנירז באַלד געפונען אַז אַנאַלאָג סערקאַץ זענען זייער קאָמפּליצירט צו פּלאַן און טייַער.די פאָדערונג פֿאַר שנעל פאָרשטעלונג און שנעל קער-איבער צייט געפירט צו דער אַנטוויקלונג פון דיגיטאַל עלעקטראָניק.הייַנט כּמעט יעדער קאַמפּיוטינג מיטל ינקאָרפּערייץ דיגיטאַל ICs און פּראַסעסערז.אין דער וועלט פון עלעקטראָניק, דיגיטאַל סיסטעמען האָבן איצט גאָר ריפּלייסט אַנאַלאָג עלעקטראָניק רעכט צו זייער נידעריקער פּרייַז, נידעריק ראַש, בעסערסיגנאַל אָרנטלעכקייַט, העכער פאָרשטעלונג, און נידעריקער קאַמפּלעקסיטי.
ניט ענלעך אַ ינפאַנאַט נומער פון דאַטן לעוועלס אין אַן אַנאַלאָג סיגנאַל, אַ דיגיטאַל סיגנאַל באשטייט בלויז פון צוויי לאָגיק לעוועלס (1 ס און 0 ס).
טייפּס פון דיגיטאַל עלעקטראָניש דעוויסעס
די פרי דיגיטאַל עלעקטראָניש דעוויסעס זענען גאַנץ פּשוט און קאָנסיסטעד בלויז פון אַ האַנדפול פון לאָגיק טויערן.אָבער, מיט צייט, די קאַמפּלעקסיטי פון דיגיטאַל סערקאַץ געוואקסן אַזוי, פּראָגראַממאַביליטי געווארן אַ וויכטיק שטריך פון מאָדערן דיגיטאַל קאָנטראָל דעוויסעס.צוויי פאַרשידענע קלאסן פון דיגיטאַל דעוויסעס ימערדזשד צו צושטעלן פּראָגראַממאַביליטי.דער ערשטער קלאַס קאָנסיסטעד פון פאַרפעסטיקט ייַזנוואַרג פּלאַן מיט רעפּראָגראַממאַבלע ווייכווארג.ביישפילן פון אַזאַ דעוויסעס אַרייַננעמען מיקראָקאַנטראָולערז און מייקראָופּראַסעסערז.די רגע קלאַס פון דיגיטאַל דעוויסעס פיטשערד רעקאָנפיגוראַבלע ייַזנוואַרג צו דערגרייכן פלעקסאַבאַל לאָגיק קרייַז פּלאַן.ביישפילן פון אַזאַ דעוויסעס אַרייַננעמען FPGAs, SPLDs און CPLDs.
א מיקראָקאָנטראָללער שפּאָן האט אַ פאַרפעסטיקט דיגיטאַל לאָגיק קרייַז וואָס קענען ניט זיין מאַדאַפייד.אָבער, פּראָגראַממאַביליטי איז אַטשיווד דורך טשאַנגינג די ווייכווארג / פירמוואַרע וואָס לויפט אויף די מיקראָקאָנטראָללער שפּאָן.פאַרקערט, אַ פּלד (פּראָגראַממאַבלע לאָגיק מיטל) באשטייט פון קייפל לאָגיק סעלז וועמענס ינטערקאַנעקשאַנז קענען זיין קאַנפיגיערד מיט אַ HDL (hardware description שפּראַך).דעריבער, פילע לאָגיק סערקאַץ קענען זיין איינגעזען מיט אַ PLD.רעכט צו דעם, די פאָרשטעלונג און גיכקייַט פון PLDs זענען בכלל העכער ווי די פון מיקראָקאָנטראָללערס און מייקראָופּראַסעסערז.PLDs אויך צושטעלן קרייַז דיזיינערז אַ גרעסערע גראַד פון פרייהייט און בייגיקייט.
ינטעגראַטעד סערקאַץ מענט פֿאַר דיגיטאַל קאָנטראָל און סיגנאַל פּראַסעסינג טיפּיקלי צונויפשטעלנ זיך פון פּראַסעסער, לאָגיק קרייַז און זכּרון.יעדער פון די מאַדזשולז קענען זיין איינגעזען מיט פאַרשידענע טעקנאַלאַדזשיז.
הקדמה צו CPLD
ווי דיסקאַסט פריער, עטלעכע פאַרשידענע טייפּס פון פּלדס (פּראָגראַממאַבלע לאָגיק דעוויסעס) עקסיסטירן, אַזאַ ווי FPGA, CPLD און SPLD.דער ערשטיק חילוק צווישן די דעוויסעס ליגט אין קרייַז קאַמפּלעקסיטי און די נומער פון בנימצא לאָגיק סעלז.אַ SPLD טיפּיקלי באשטייט פון אַ ביסל הונדערט טויערן, כאָטש אַ CPLD באשטייט פון אַ ביסל טויזנט לאָגיק טויערן.
אין טערמינען פון קאַמפּלעקסיטי, CPLD (קאָמפּלעקס פּראָוגראַמאַבאַל לאָגיק מיטל) ליגט צווישן SPLD (פּשוט פּראָוגראַמאַבאַל לאָגיק מיטל) און FPGA און אַזוי ינכעראַץ פֿעיִקייטן פון ביידע די דעוויסעס.CPLDs זענען מער קאָמפּליצירט ווי SPLDs אָבער ווייניקער קאָמפּליצירט ווי FPGAs.
די מערסט געוויינט SPLDs אַרייַננעמען PAL (פּראָגראַממאַבלע מענגע לאָגיק), PLA (פּראָגראַממאַבלע לאָגיק מענגע), און GAL (דזשענעריק מענגע לאָגיק).PLA באשטייט פון איין AND פלאַך און איין OR פלאַך.די ייַזנוואַרג באַשרייַבונג פּראָגראַם דיפיינז די ינטערקאַנעקשאַן פון די פּליינז.
PAL איז גאַנץ ענלעך צו PLA אָבער, עס איז בלויז איין פּראָוגראַמאַבאַל פלאַך אַנשטאָט פון צוויי (AND פלאַך).דורך פיקסיר איין פלאַך, די ייַזנוואַרג קאַמפּלעקסיטי ראַדוסאַז.אָבער, דעם נוץ איז אַטשיווד בייַ די פּרייַז פון בייגיקייַט.
CPLD אַרטשיטעקטורע
CPLD קענען זיין באטראכט ווי אַן עוואָלוציע פון PAL און באשטייט פון קייפל PAL סטראַקטשערז באקאנט ווי מאַקראָסעללס.אין די CPLD פּעקל, אַלע אַרייַנשרייַב פּינס זענען בארעכטיגט פֿאַר יעדער מאַקראָסעלל, כאָטש יעדער מאַקראָסעלל האט אַ דעדאַקייטאַד רעזולטאַט שטיפט.
פֿון די בלאָק דיאַגראַמע, מיר קענען זען אַז אַ CPLD באשטייט פון קייפל מאַקראָסעללס אָדער פונקציע בלאַקס.די מאַקראָסעללס זענען פארבונדן דורך אַ פּראָוגראַמאַבאַל ינטערקאַנעקט, וואָס איז אויך ריפערד צו ווי GIM (גלאבאלע ינטערקאַנעקשאַן מאַטריץ).דורך ריקאַנפיגיערינג די GIM, פאַרשידענע לאָגיק סערקאַץ קענען זיין איינגעזען.CPLDs ינטעראַקט מיט די ויסווייניקסט וועלט ניצן דיגיטאַל I / Os.
דער חילוק צווישן CPLD און FPGA
אין די לעצטע יאָרן, FPGAs האָבן ווערן זייער פאָלקס אין די דיזיינינג פון פּראָוגראַמאַבאַל דיגיטאַל סיסטעמען.עס זענען פילע סימאַלעראַטיז און דיפעראַנסיז צווישן CPLD און FPGA.ווי פֿאַר סימאַלעראַטיז, ביידע זענען פּראָוגראַמאַבאַל לאָגיק דעוויסעס קאַנסיסטינג פון לאָגיק טויער ערייז.ביידע דעוויסעס זענען פּראָוגראַמד ניצן HDLs אַזאַ ווי Verilog HDL אָדער VHDL.
דער ערשטער חילוק צווישן CPLD און FPGA ליגט אין די נומער פון טויערן.א CPLD כּולל אַ ביסל טויזנט לאָגיק טויערן, כאָטש די נומער פון טויערן אין אַ FPGA קענען דערגרייכן מיליאַנז.דעריבער, קאָמפּלעקס סערקאַץ און סיסטעמען קענען זיין איינגעזען מיט FPGAs.די דאַונסייד פון דעם קאַמפּלעקסיטי איז אַ העכער פּרייַז.דעריבער, CPLDs זענען מער פּאַסיק פֿאַר ווייניקער קאָמפּליצירט אַפּלאַקיישאַנז.
אן אנדער שליסל חילוק צווישן די צוויי דעוויסעס איז אַז CPLDs האָבן אַ געבויט-אין ניט-וואַלאַטאַל EEPROM (עלעקטריק יריאַסאַבאַל פּראָוגראַמאַבאַל טראַפ-אַקסעס זכּרון), כוועראַז FPGAs האָבן אַ וואַלאַטאַל זכּרון.רעכט צו דעם, אַ CPLD קענען ריטיין זיין אינהאַלט אפילו ווען פּאַוערד אַוועק, בשעת אַ FPGA קען נישט ריטיין זיין אינהאַלט.דערצו, רעכט צו דער געבויט-אין ניט-וואַלאַטאַל זכּרון, אַ CPLD קענען אָנהייבן אַפּערייטינג גלייך נאָך מאַכט-אַרויף.רובֿ FPGAs, אויף די אנדערע האַנט, דאַרפן אַ ביסל טייַך פון אַ פונדרויסנדיק ניט-וואַלאַטאַל זכּרון פֿאַר אָנהייב-אַרויף.
אין טערמינען פון פאָרשטעלונג, FPGAs האָבן אַן אַנפּרידיקטאַבאַל סיגנאַל פּראַסעסינג פאַרהאַלטן רעכט צו זייער קאָמפּלעקס אַרקאַטעקטשער קאַמביינד מיט די באַניצער ס מנהג פּראָגראַממינג.אין CPLDs, די שטיפט-צו-שפּילקע פאַרהאַלטן איז באטייטיק קלענערער רעכט צו סימפּלער אַרקאַטעקטשער.די פאַרהאַלטן פון סיגנאַל פּראַסעסינג איז אַ וויכטיק באַטראַכטונג אין די פּלאַן פון זיכערקייַט-קריטיש און עמבעדיד פאַקטיש-צייט אַפּלאַקיישאַנז.
רעכט צו העכער אַפּערייטינג פריקוואַנסיז און מער קאָמפּליצירט לאָגיק אַפּעריישאַנז, עטלעכע FPGAs קען פאַרנוצן מער מאַכט ווי CPLDs.אזוי, טערמאַל פאַרוואַלטונג איז אַ וויכטיק באַטראַכטונג אין FPGA-באזירט סיסטעמען.רעכט צו דעם סיבה, FPGA באזירט סיסטעמען אָפט נוצן היץ סינקס און קאָאָלינג פאַנס און דאַרפֿן גרעסערע, מער קאָמפּליצירט מאַכט סאַפּלייז און פאַרשפּרייטונג נעטוואָרקס.
פֿון אַן אינפֿאָרמאַציע זיכערהייט פונט פון מיינונג, CPLDs זענען מער זיכער ווייַל די זכּרון איז געבויט אין די שפּאָן זיך.אויף די פאַרקערט, רובֿ FPGAs דאַרפן פונדרויסנדיק ניט-וואַלאַטאַל זכּרון, וואָס קענען זיין אַ דאַטן זיכערהייט סאַקאָנע.כאָטש דאַטן ענקריפּשאַן אַלגערידאַמז זענען אין FPGAs, CPLDs זענען ינכעראַנטלי מער זיכער אין פאַרגלייַך צו FPGAs.
אַפּפּליקאַטיאָנס פון CPLD
CPLDs געפֿינען זייער אַפּלאַקיישאַן אין פילע נידעריק-צו-מיטל קאַמפּלעקסיטי דיגיטאַל קאָנטראָל און סיגנאַל פּראַסעסינג סערקאַץ.עטלעכע פון די וויכטיק אַפּלאַקיישאַנז אַרייַננעמען:
- CPLDs קענען זיין געוויינט ווי באָאָטלאָאַדערס פֿאַר FPGAs און אנדערע פּראָוגראַמאַבאַל סיסטעמען.
- CPLDs זענען אָפט געניצט ווי אַדרעס דיקאָודער און מנהג שטאַט מאשינען אין דיגיטאַל סיסטעמען.
- רעכט צו זייער קליין גרייס און נידעריק מאַכט קאַנסאַמשאַן, CPLDs זענען ידעאַל פֿאַר נוצן אין פּאָרטאַטיוו אוןכאַנדכעלדדיגיטאַל דעוויסעס.
- CPLDs זענען אויך געניצט אין זיכערהייט-קריטיש קאָנטראָל אַפּלאַקיישאַנז.